アルテラがARMコア搭載FPGAを発表、仮想プロトタイプ環境も用意

図7 仮想プロトタイピング環境を提供 SoC FPGA Virtual Targetの概要である。拡張オプションの開発キットを使えば、FPGA上のユーザーIPも機能モデルとしてこの環境に取り込んで、いわゆる「FPGA in the Loop」の手法でソフトウェアを開発できるようになる。出典:日本アルテラ

図7 仮想プロトタイピング環境を提供 SoC FPGA Virtual Targetの概要である。拡張オプションの開発キットを使えば、FPGA上のユーザーIPも機能モデルとしてこの環境に取り込んで、いわゆる「FPGA in the Loop」の手法でソフトウェアを開発できるようになる。出典:日本アルテラ