JESD204Bシリアル・インターフェイス規格をサポートする2チャネル16ビットA/Dコンバータとクロック・ジッタ・クリーナ

図9 LKM04828のブロック図LMK04828はJESD204対応の低ジッタ、高機能クロック・ジェネレータ。外付けVCXO(PLL1)と内蔵VCXO(PLL2)を用いてデュアルPLLを構成した例を示す。

図9 LKM04828のブロック図LMK04828はJESD204対応の低ジッタ、高機能クロック・ジェネレータ。外付けVCXO(PLL1)と内蔵VCXO(PLL2)を用いてデュアルPLLを構成した例を示す。