ジッタと位相ノイズの測定にPLLの分周器を活用

図6 PLL ICの最終的な出力クロックの周波数に関わらず、高速VCOが出力クロックに同期している。つまり、クロックエッジの形状とタイミングは、分周比を変えても同じなる。唯一の違いは、分周比を高めると一定の時間に生じるクロックエッジの数が減っていくという点だけだ。

図6 PLL ICの最終的な出力クロックの周波数に関わらず、高速VCOが出力クロックに同期している。つまり、クロックエッジの形状とタイミングは、分周比を変えても同じなる。唯一の違いは、分周比を高めると一定の時間に生じるクロックエッジの数が減っていくという点だけだ。