第12回 技術者のための回路設計開発フロー その2「制約条件の設定編」 図1:Quartus II のPin Planner機能を用いたピン・アサイン制約の画面表示例 記事に戻る PR/EDN Japan